信息摘要:
客戶在選擇32.768kHz晶振時(shí),匹配電容是業(yè)務(wù)需要很客戶多次溝通的主要原因,主要取決于晶振本身的負(fù)載電容pf值和電路中的雜散…
客戶在選擇32.768kHz晶振時(shí),匹配電容是業(yè)務(wù)需要很客戶多次溝通的主要原因,主要取決于晶振本身的負(fù)載電容pf值和電路中的雜散電容值.深圳市科琪科技有限公司專注生產(chǎn)石英晶振15余年,
我司銷售工程師給大家介紹以下是 32.768khz晶振的匹配電容關(guān)鍵步驟和計(jì)算方法:
1. 核心參數(shù):晶振的本身的負(fù)載電容值,負(fù)載電容是晶振設(shè)計(jì)工作在特定頻率所需的外部總電容值.
常見的32.768kHz晶振負(fù)載電容值有:12.5pF(95%客戶用這個(gè)電容)其他就是6pF,
7pF, 9pF, 15PF.
2. 計(jì)算公式,外部需要并聯(lián)的總電容計(jì)算公式如下:
CL=((C1 x C2) / (C1 + C2)) + Cs,其中Cs是電路的雜散電容
晶振CL規(guī)格書中標(biāo)明的負(fù)載電容值(目標(biāo)值),需要選擇的外部匹配電容值(C1和C2通常設(shè)計(jì)為相等)
MCU/振蕩器芯片內(nèi)部的輸入/輸出電容(通常約3-5pF),PCB走線、焊盤、過孔等引入的寄生電容(通常約1-3pF)

深圳市科琪科技有限公司銷售工程師給您們總結(jié)步驟
1. 查晶振規(guī)格書,確定其負(fù)載電容值CL(如12.5pF)。
2. 估算電路雜散電容值Cs(通常取5pF)。
3. 計(jì)算C1 ≈ 2 * (CL< - CS)如2 * (12.5 - 5) = 15pF)。
4. 優(yōu)化PCB布局,減小雜散電容并提高穩(wěn)定性
5.重要注意事項(xiàng):電容本身的容差,并聯(lián)電阻和串聯(lián)電阻,對(duì)精度要求極高建議選擇可調(diào)電容.